Синопсис і Samsung досягли важливого досягнення в технології дизайну мікросхем для штучного інтелекту.

Розвиток проектування чіпів для ШШ та ВВК на базі ШШ: В рамках революційного досягнення компанія Synopsys Inc., лідер у сфері автоматизації електронного проектування, оголосила про проведення перевірки її потоків цифрового та аналогового проектування, спрямованих на ШШ, в передовому процесі SF2 виробництва Samsung Foundry. Цей крок став наслідком серії успішних тестових чіпів, які підтвердили готовність як цифрових, так і аналогових потоків для цього передового процесу.

Завдяки співпраці з Samsung Electronics, були досягнуті значні покращення у показниках продуктивності, енергоефективності та оптимізації площі (PPA) для розумії технології Gate-All-Around (GAA) виробництва Samsung. З використанням рішень технології співоптимізації проектування Synopsys (DTCO) процес SF2 показав вражаюче зростання продуктивності на 12%, зниження енергоспоживання на 25% та зменшення площі чіпу на 5% у порівнянні з базовими проектами без оптимізації за допомогою ШШ.

Просування меж в проектуванні напівпроводників: Санджай Балі, віце-президент з управління продуктом та стратегії у Synopsys, підкреслив важливість екосистемної співпраці у задоволенні вимог проектування для СІТ, призначених для ери поширеної інтелектуальності. Сертифіковані потоки проектування та зарекомендована інтелектуальна власність (ІВ), що пропонується Synopsys, надають проектувальникам надійний шлях до досягнення агресивних цілей та прискорення входу на ринок.

Сангюн Кім, віце-президент та керівник команди технології проектування заводу в Samsung Electronics, підтримав довгострокове партнерство з Synopsys та спільну мету вирішення зростаючих вимог до високопродуктивних обчислювальних можливостей в галузі.

Спільні зусилля привели і до нового потоку переходу аналогового проектування, який спрощує перехід аналогових ІВ Samsung 8нм до процесу SF2. Інноваційні техніки проектування, такі як маршрутизація фронту та проектування клітини на основі нанолиста для технології процесу SF2Z, дозволили додатково продвинутися у досягненні результатів, знижуючи площу аж до 20%.

Використання портфелю ІВ Synopsys для отримання конкурентних переваг: З широким портфелем ІВ від стандартних до автомобільних для процесів Samsung, Synopsys має на меті надати виробникам чіпів конкурентну перевагу шляхом мінімізації ризиків інтеграції. Крім того, Synopsys 3DIC Compiler пройшов кваліфікацію для процесу SF2, полегшуючи розробку багаточіпових конструкцій від планування до ухвалення, підтримуючи передові кремнієві процеси і технології упакування Samsung.

Ці розвитки підкреслюють постійне зобов’язання Synopsys і Samsung рухати промисловість напівпровідників вперед шляхом інновацій, спрямованих на штучний інтелект, та співпрацю. Повідомлення про доходи Synopsys свідчать про компанію помітної сили, яка володіє вражаючою капіталізацією ринку та значними валовими прибутками згідно з даними InvestingPro.

Співпраця між Synopsys та Samsung є значним кроком у розвитку проектування ШШ та ВВК для штучного інтелекту та високопродуктивних обчислювальних цілей. Нижче наведено додаткові відомості та обговорення, які не були згадані в статті:

Контекст відомостей:
Промисловість напівпровідників спостерігається зростання попиту на чіпи з кращою продуктивністю, енергоефективністю та оптимізацією площі, головним чином через поширення застосувань штучного інтелекту та ВВК в різних галузях, включаючи автономні автомобілі, хмарне обчислення та мобільні пристрої. Досягнення Synopsys та Samsung спрямовані на відповідь на цей попит шляхом надання більш ефективних та потужних дизайнів чіпів.

Технологічне середовище:
Synopsys відома своїм програмним забезпеченням для електронного проектування (EDA) та ІВ-продуктами, які є важливими інструментами для розробки складних напівпровідників. Процес SF2 Samsung з використанням технології Gate-All-Around (GAA) є транзисторною архітектурою наступного покоління, яка дозволяє дальшу масштабування компонентів чіпа, покращуючи продуктивність та енергоефективність порівняно із традиційним процесом FinFET.

Основні виклики та суперечки:
Одним із важливих викликів у проектуванні напівпровідників є постійний тиск відповідати закону Мура, який передбачає подвоєння кількості транзисторів на мікросхемі приблизно кожні два роки, хоча втримати такий темп стає все важче. Також триває глобальний дефіцит напівпровідників, що робить важливим для лідерів промисловості, таких як Samsung та Synopsys, інновувати та вдосконалювати свої виробничі та проектні процеси для задоволення попиту.

Переваги та недоліки:
Переваги співпраці включають в себе:
– Досягнення значних покращень в PPA, що є ключовими для енергоефективних та високопродуктивних ШШ-чіпів.
– Посилення конкурентоспроможності для виробників чіпів завдяки готовим сертифікованим потокам дизайну та ІВ.
– Призначення 3DIC-дизайнів підтримує інновації на системному рівні у мультичіповій інтеграції.

Недоліки можуть включати:
– Потенційне збільшення складності проектування та виробництва.
– Темпи технологічних досягнень можуть привести до скорочення циклів життя продукту та швидшого застаріння.
– Малі та середні підприємства можуть стикатися з труднощами у втриманні темпу швидких досягнень через високі витрати на використання передових технологій, таких як SF2.

Щодо джерел та додаткової інформації зацікавлені особи можуть відвідати основні домени Synopsys та Samsung. Ось посилання:

Synopsys
Samsung

Необхідно відзначити, що для найактуальнішої та глибокої інформації щодо їх співпраці, прогресу та конкретних застосованих технологій найкращими джерелами будуть офіційні прес-релізи компаній, розділи для інвесторів або спеціалізовані новинні сторінки.

Privacy policy
Contact