Synopsys und Samsung erreichen Meilenstein in der KI-Chipdesign-Technologie

Vorantreiben der KI- und HPC-Chip-Designs: In einer bahnbrechenden Leistung hat die Firma Synopsys Inc., ein Powerhouse in der elektronischen Design-Automatisierung, die Validierung ihrer KI-fokussierten digitalen und analogen Designflüsse im fortschrittlichen SF2-Prozess von Samsung Foundry angekündigt. Dieser Schritt folgt einer Reihe erfolgreicher Testchips und kennzeichnet sowohl digitale als auch analoge Designflüsse als produktionsbereit für diesen fortschrittlichen Prozess.

Durch die Zusammenarbeit mit Samsung Electronics wurden signifikante Verbesserungen in der Leistung, Leistungsaufnahme und Flächenoptimierung (PPA) für Samsungs anspruchsvolle Gate-All-Around (GAA) Prozesstechnologien realisiert. Durch die Nutzung der Design-Technologie-Ko-Optimierung (DTCO) -Lösungen von Synopsys zeigte der SF2-Prozess eine beeindruckende Leistungssteigerung von 12%, eine Reduzierung des Energieverbrauchs um 25% und eine 5%ige Verringerung der Chipfläche im Vergleich zu Basismodellen ohne KI-Optimierung.

Grenzen im Halbleiterdesign verschieben: Sanjay Bali, Vice President für Produktmanagement und Strategie bei Synopsys, betonte die Bedeutung der Ökosystemzusammenarbeit zur Erfüllung der Designanforderungen für SoCs, die dem Zeitalter der allgegenwärtigen Intelligenz gewidmet sind. Zertifizierte Designflüsse und bewährte Synopsys-Intellektuelleigentum (IP) bieten Designern einen zuverlässigen Weg, um aggressive Ziele zu erreichen und den Markteintritt zu beschleunigen.

Sangyun Kim, Vice President und Leiter des Foundry Design Technology Teams bei Samsung Electronics, befürwortete die langjährige Partnerschaft mit Synopsys und das gemeinsame Ziel, den wachsenden Bedarf an Hochleistungsberechnungsfähigkeiten in der Industrie zu decken.

Die gemeinsamen Anstrengungen führten auch zu einem neuen Übergangsreferenzfluss für analoges Design, der die Transition der analogen 8-nm-IPs von Samsung zum SF2-Prozess vereinfacht. Innovative Design-Techniken wie Backend-Routing und Nanosheet-Zelldesign für die SF2Z-Prozesstechnologie haben die Errungenschaften weiter vorangetrieben und eine Flächenreduzierung um bis zu 20% erzielt.

Nutzen des Synopsys-IP-Portfolios für Wettbewerbsvorteile: Mit einem umfassenden IP-Portfolio von Standard bis Automobilgrade für Samsungs Prozesse zielt Synopsys darauf ab, Chip-Herstellern einen Wettbewerbsvorteil zu bieten, indem Integrationsrisiken minimiert werden. Darüber hinaus wurde der 3DIC-Compiler von Synopsys für den SF2-Prozess qualifiziert, was die Entwicklung von Multichip-Designs von der Planung bis zur Fertigstellung unterstützt und Samsungs fortschrittliche Siliziumprozesse und Verpackungstechnologien unterstützt.

Diese Entwicklungen verdeutlichen das fortwährende Engagement von Synopsys und Samsung, die Halbleiterindustrie durch KI-fokussierte Innovation und Zusammenarbeit voranzutreiben. Während Synopsys weiterhin im Halbleiterbereich innoviert, spiegeln seine Finanzen eine bemerkenswerte Stärke wider, mit einer beeindruckenden Marktbewertung und markanten Bruttogewinnmargen laut Daten von InvestingPro.

Privacy policy
Contact