Synopsys a Samsung dosáhly milníku v technologii návrhu čipů AI.

Posun v návrhu čipu AI a HPC: V průlomovém úspěchu oznámila společnost Synopsys Inc., lídr v oblasti automatizace elektronického návrhu, ověření svých digitálních a analogových návrhových postupů zaměřených na umělou inteligenci ve špičkovém procesu SF2 společnosti Samsung Foundry. Tento krok následoval po sérii úspěšných testovacích čipů, označující oba digitální a analogové návrhové postupy jako hotové pro tento pokročilý proces.

Díky spolupráci se společností Samsung Electronics došlo ke významným vylepšením v oblasti výkonu, spotřeby energie a plochy (PPA) pro sofistikované procesní technologie společnosti Samsungu s technologiemi Gate-All-Around (GAA). Využitím řešení pro ko-optimalizaci návrhu Synopsys (DTCO) ukázal proces SF2 impozantní nárůst výkonu o 12 %, snížení spotřeby energie o 25 % a zmenšení plochy čipu o 5 % ve srovnání s běžnými návrhy bez optimalizace pro umělou inteligenci.

Posouvání mezí v návrhu polovodičů: Sanjay Bali, viceprezident produktového managementu a strategie společnosti Synopsys, zdůraznil důležitost spolupráce v ekosystému při splnění požadavků na návrh SoC, určených pro éru všeobecné inteligence. Certifikované návrhové postupy a osvědčený duševní majetek (IP) společnosti Synopsys nabízejí designérům spolehlivou cestu k dosažení ambiciózních cílů a urychlení vstupu na trh.

Sangyun Kim, viceprezident a vedoucí týmu designové technologie v oboru fouder společnosti Samsung Electronics, podpořil dlouhodobé partnerství se společností Synopsys a sdílený cíl řešit rostoucí poptávku po vysokovýkonných výpočetních schopnostech v průmyslu.

Společné úsilí dále vedlo k novému referenčnímu toku pro analogový návrh, který zjednodušuje přechod analogových IP na 8nm od společnosti Samsung na proces SF2. Inovativní návrhové techniky, jako je směrování na závěr návrhu a návrh buňky nanopláště pro technologii procesu SF2Z, dále posunuly dosažené výsledky, dosahující až 20% snížení plochy.

Využití portfolia IP společnosti Synopsys pro konkurenční výhodu: S komplexním portfoliem IP od standardních po automobilové pro procesy společnosti Samsung cílí Synopsys na poskytnutí výrobcům čipů konkurenční výhodu minimalizací integračních rizik. Kromě toho byl program Synopsys 3DIC Compiler ověřen pro proces SF2, usnadňující návrhy vícečipových obvodů od plánování po schválení, podporující pokročilé křemíkové procesy a technologie balení společnosti Samsung.

Tyto pokroky podtrhují trvalý závazek společností Synopsys a Samsungu k posunu polovodičového průmyslu vpřed prostřednictvím inovací zaměřených na umělou inteligenci a spolupráci. Jak Synopsys nadále inovuje v oblasti polovodičů, jeho finanční výsledky odrážejí silnou společnost s impozantní tržní hodnotou a výraznými hrubými zisky podle údajů z InvestingPro.

Spolupráce mezi společností Synopsys a Samsungem je významným krokem v posunu návrhu čipů AI a vysokovýkonných výpočtů (HPC). Zde jsou některé dodatečné relevantní informace a diskusní body, které nebyly uvedené v článku:

Kontext průmyslu:
Průmysl polovodičů zaznamenává rostoucí poptávku po čipech s lepším výkonem, energetickou účinností a optimalizací plochy, především kvůli šíření aplikací AI a HPC napříč různými odvětvími, včetně aut bez řidiče, cloudového výpočtu a mobilních zařízení. Úspěch Synopsys a Samsungu reaguje na tuto poptávku poskytnutím efektivnějších a výkonnějších návrhů čipů.

Technologické pozadí:
Synopsys je známý svým softwarem pro elektronický návrh (EDA) a IP produkty, které jsou zásadními nástroji pro vývoj sofistikovaných polovodičů. Proces SF2 společnosti Samsung využívající technologii Gate-All-Around (GAA) je architektura tranzistoru nové generace, která umožňuje další zmenšování čipových součástek, zlepšující výkon a energetickou efektivnost oproti konvenčnímu procesu FinFET.

Klíčové výzvy a kontroverze:
Důležitou výzvou v návrhu polovodičů je neustálý tlak na dodržování Moorova zákona, který předpokládá, že se počet tranzistorů na mikročipu zdvojnásobuje přibližně každé dva roky, ačkoliv udržování tohoto tempa se stává stále obtížnější. Dále tu je aktuální globální nedostatek polovodičů, který zvyšuje důležitost pro průmyslové lídry jako Samsung a Synopsys inovovat a zlepšovat své výrobní a návrhářské procesy, aby uspokojily poptávku.

Výhody a nevýhody:
Výhody spolupráce zahrnují:
– Dosáhnutí významných zlepšení v oblasti PPA, klíčových pro energeticky účinné a výkonné čipy s umělou inteligencí.
– Zvýšená konkurenceschopnost pro výrobce čipů, díky dostupným certifikovaným návrhovým postupům a IP.
– Usnadnění návrhů 3DIC podporuje inovace na úrovni systému v multičipové integraci.

Nevýhody mohou zahrnovat:
– Potenciální zvýšení složitosti návrhu a výroby.
– Rychlost technologických pokroků může vést ke zkráceným životním cyklům výrobků a rychlejšímu tempu zastarání.
– Malé a střední podniky mohou čelit výzvám v udržení kroku s rychlými pokroky kvůli vysokým nákladům na využití špičkových technologií jako SF2.

Pokud jste rádi odkazy a další informace, můžete navštívit hlavní domény Synopsys a Samsungu. Zde jsou odkazy:

Synopsys
Samsung

Důležité je poznamenat, že pro nejnovější a detailní informace ohledně jejich spolupráce, pokroku a konkrétních použitých technologií by byly nejlepšími zdroji oficiální tiskové zprávy, sekce investorů nebo věnované zpravodajské stránky příslušných společností.

Privacy policy
Contact